# Timer y SysTick Timer



### ¿Qué es un Timer?

# Podemos definir un timer simple como un contador de pulsos de clock





### **Conceptos**

Clock -> marcar el paso Preescaler -> división de frecuencia

### Funcionamiento de Timer Elemental



## ¿A qué frecuencia trabajamos?

```
void InicPLL(void){
...
...
}
```

Para nosotros es una caja negra que deja el clock de la MCU configurado para trabajar en 100MHz.

A partir de su ejecución la frecuencia del reloj del sistema es 100Mhz.

# ¿Qué es el SysTick?



- Como timer simple, el SysTick es un contador de pulsos de clock.
- Se encuentra en el bloque del NVIC dentro del core ARM Cortex M3.

### **SysTick**

#### Características

- Timer de 24-bits.
- Cuenta en forma descendente.
- Cuando llega a cero, genera una interrupción.
- Su objetivo es generar interrupciones de un período fijo de 10ms para un clock del sistema de 100MHz.



## Un Clock para el SysTick

 El System Tick Timer puede recibir señal de reloj de diferentes fuentes: puede ser del BUS o de un pin (P3.26) donde comparte otras funciones. En nuestro caso utilizaremos STCLK.

Table 84. Pin function select register 7 (PINSEL7 - address 0x4002 C01C) bit description

| PINSEL7 | Pin<br>name | Function when 00 | Function when 01 | Function when 10 | Function when 11 | Reset<br>value |
|---------|-------------|------------------|------------------|------------------|------------------|----------------|
| 17:0    | -           | Reserved         | Reserved         | Reserved         | Reserved         | 0              |
| 19:18   | P3.25[1]    | GPIO Port 3.25   | Reserved         | MAT0.0           | PWM1.2           | 00             |
| 21:20   | P3.26[1]    | GPIO Port 3.26   | STCLK            | MAT0.1           | PWM1.3           | 00             |
| 31:22   | -           | Reserved         | Reserved         | Reserved         | Reserved         | 0              |

Not available on 80-pin package.

# Mapa de memoria - LPC1769



### Registros que lo controlan

Table 438. System Tick Timer register map

| Name     | Description                              | Access | Reset value[1] | Address     |
|----------|------------------------------------------|--------|----------------|-------------|
| STCTRL   | System Timer Control and status register | R/W    | 0x4            | 0xE000 E010 |
| STRELOAD | System Timer Reload value register       | R/W    | 0              | 0xE000 E014 |
| STCURR   | System Timer Current value register      | R/W    | 0              | 0xE000 E018 |
| STCALIB  | System Timer Calibration value register  | R/W    | 0x000F 423F    | 0xE000 E01C |

#### Systick tiene cuatro registros que lo controlan:

STCTRL: controla funcionamiento

STRELOAD: lo utilizaremos en la inicialización

STCURR: devuelve la cuenta actual del contador

STCALIB: cuenta por defecto

#### **STCTRL**

System Timer Control and status register (STCTRL - 0xE000 E010) •Controla el funcionamiento de SysTick y tiene el flag de interrupciones.

Table 439. System Timer Control and status register (STCTRL - 0xE000 E010) bit description

| Bit  | Symbol    | Description                                                                                                                                                                                                        | Reset value |
|------|-----------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------|
| 0    | ENABLE    | System Tick counter enable. When 1, the counter is enabled. When 0, the counter is disabled.                                                                                                                       |             |
| 1    | TICKINT   | System Tick interrupt enable. When 1, the System Tick interrupt is enabled. When 0, the System Tick interrupt is disabled. When enabled, the interrupt is generated when the System Tick counter counts down to 0. | 0           |
| 2    | CLKSOURCE | System Tick clock source selection. When 1, the CPU clock is selected. When 0, the external clock pin (STCLK) is selected.                                                                                         | 1           |
| Bit  | Symbol    | Description                                                                                                                                                                                                        | Reset value |
|      |           |                                                                                                                                                                                                                    |             |
| 15:3 | -         | Reserved, user software should not write ones to reserved bits. The value read from a reserved bit is not defined.                                                                                                 | NA          |
| 15:3 | COUNTFLAG | ,                                                                                                                                                                                                                  | NA<br>0     |

#### Importante:

- •La habilitación de interrupciones no requiere del NVIC
- •El flag de interrupciones se limpia leyendo este registro, pero en la práctica se limpia solo

#### **STRELOAD**

#### System Timer Reload (STRELOAD - 0xE000 E014)

- •Su valor se cargará en el System Tick Timer cuando el valor de cuenta llegue a cero.
- •Este registro se carga por software como parte de la inicialización del timer.
- •El registro STCALIB puede usarse como valor para cargar STRELOAD si el clock está configurado a la frecuencia adecuada (100Mhz).

Table 440. System Timer Reload value register (STRELOAD - 0xE000 E014) bit description

| Bit   | Symbol | Description                                                                                                        | Reset value |
|-------|--------|--------------------------------------------------------------------------------------------------------------------|-------------|
| 23:0  | RELOAD | This is the value that is loaded into the System Tick counter when it counts down to 0.                            | 0           |
| 31:24 | -      | Reserved, user software should not write ones to reserved bits. The value read from a reserved bit is not defined. | NA          |

#### **STCURR**

#### System Timer Current (STCURR - 0xE000 E018)

•Al ser leído por el software, el registro STCURR devuelve el valor de la cuenta actual de contador del System Tick.

Table 441. System Timer Current value register (STCURR - 0xE000 E018) bit description

| Bit   | Symbol  | Description                                                                                                                                                   | Reset value |
|-------|---------|---------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------|
| 23:0  | CURRENT | Reading this register returns the current value of the System Tick counter. Writing any value clears the System Tick counter and the COUNTFLAG bit in STCTRL. | 0           |
| 31:24 | -       | Reserved, user software should not write ones to reserved bits. The value read from a reserved bit is not defined.                                            | NA          |

#### **STCALIB**

#### System Timer Calibration (STCALIB - 0xE000 E01C)

•Contiene un valor inicializado en fábrica para que permita al SysTick generar interupciones cada 10ms si el clock que lo alimenta es de 100MHz. Este es el uso para el que fue diseñado por ARM.

Table 442. System Timer Calibration value register (STCALIB - 0xE000 E01C) bit description

| Bit   | Symbol | Value | Description                                                                                                                                                                                                                                                                                                    | Reset value |
|-------|--------|-------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------|
| 23:0  | TENMS  |       | Reload value to get a 10 millisecond System Tick underflow rate when running at 100 MHz. This value initialized at reset with a factory supplied value selected for the LPC17xx. The provided values of TENMS, SKEW, and NOREF are applicable only when using a CPU clock or external STCLK source of 100 MHz. | 0x0F 423F   |
| 29:24 | -      |       | Reserved, user software should not write ones to reserved bits. The value read from a reserved bit is not defined.                                                                                                                                                                                             | NA          |
| 30    | SKEW   |       | Indicates whether the TENMS value will generate a precise 10 millisecond time, or an approximation. This bit is initialized at reset with a factory supplied value selected for the LPC17xx. See the description of TENMS above.                                                                               | 0           |
|       |        |       | When 0, the value of TENMS is considered to be precise. When 1, the value of TENMS is not considered to be precise.                                                                                                                                                                                            |             |
| 31    | NOREF  |       | Indicates whether an external reference clock is available. This bit is initialized at reset with a factory supplied value selected for the LPC17xx. See the description of TENMS above.                                                                                                                       | 0           |
|       |        |       | When 0, a separate reference clock is available. When 1, a separate reference clock is not available.                                                                                                                                                                                                          |             |

### SysTick - Funcionamiento

- Para generar interrupciones recurrentes a intervalos de tiempo específicos, se debe configurar el registro STRELOAD.
- Un valor default se provee en el registro STCALIB y puede cambiarse por software.
- Este valor default permite generar interrupciones cada 10 ms si el reloj de la CPU está configurado a 100 Mhz
- El cálculo del valor a configurar en STRELOAD se obtiene del modo siguiente:

# Representación de Registros - Systick

```
Bit Symbol
0 ENABLE
1 TICKINT
2 CLKSOURCE
15:3 -
16 COUNTFLAG
31:17 -
```

```
//!< /////////////
                          SYSTICK
                                          //!< Tipo de dato específico para manejar el SYSTICK
typedef struct
union{
 RW uint32 t STCTRL;
struct{
       RW uint32 t ENABLE:1;
      RW uint32 t TICKINT:1;
       RW uint32 t CLKSOURCE:1;
       RW uint32 t RESERVED0:12;
       RW uint32 t COUNTFLAG:1;
       RW uint32 t RESERVED1:16;
     }bits:
 RW uint32 t STRELOAD;
 RW uint32 t STCURR;
 R uint32 t STCALIB;
}systick t;
//!< 0xE000E010UL: RW uint32 t de control del SysTick:
#define
          DIR SYSTICK
                               ( (systick t *) 0xE000E010UL )
#define
                          DIR SYSTICK-> STCTRL
          STCTRL
#define
          ENABLE
                          DIR SYSTICK->bits. ENABLE
                          DIR SYSTICK->bits. TICKINT
#define
          TICKINT
                          DIR SYSTICK->bits._CLKSOURCE
#define
          CLKSOURCE
          COUNTFLAG
                          DIR SYSTICK->bits. COUNTFLAG
#define
                          DIR SYSTICK-> STRELOAD
#define
          STRELOAD
#define
          STCURR
                          DIR SYSTICK-> STCURR
#define
                          DIR SYSTICK-> STCALIB
          STCALIB
```

| #defineR #defineW #defineRV | V              | volatile const<br>volatile<br>volatile |  |
|-----------------------------|----------------|----------------------------------------|--|
| Name                        | Reset value[1] | Address                                |  |
| STCTRL                      | 0x4            | 0xE000 E010                            |  |
| STRELOAD                    | 0              | 0xE000 E014                            |  |
| STCURR                      | 0              | 0xE000 E018                            |  |
| STCALIB                     | 0x000F 423F    | 0xE000 E01C                            |  |

## **System Timer**

#### Inicialización

¿y este nombre?

```
void SysTickInic( void )
STRELOAD = (SysTick clk / N) - 1;
STCURR = 0;
ENABLE = 1;
TICKINT = 1;
CLKSOURCE = 1;
return;
                       El valor de STRELOAD
                    dependerá de la aplicación
```

# Función de interrupción

```
void SysTick_Handler ( void )
{
```

... Aquí va el código que deba ejecutarse a cada vencimiento del timer...

Si N=1 → tick cada 10ms. (si clock=100Mhz)

El valor de clock ya está dividido 100

### Prototipo en cr\_startup\_lpc176x.c

```
63// Forward declaration of the default handlers. These are aliased.
64// When the application defines a handler (with the same name), this will
65// automatically take precedence over these weak definitions
       void ResetISR(void);
68WEAK void NMI Handler (void);
69WEAK void HardFault Handler(void);
70WEAK void MemManage Handler (void);
71WEAK void BusFault Handler (void);
72WEAK void UsageFault Handler (void);
73WEAK void SVCall Handler(void);
74WEAK void DebugMon Handler (void);
75WEAK void PendSV Handler (void);
76WEAK void SysTick Handler (void);
77WEAK void IntDefaultHandler(void);
78
                         débil
```

### Vector en cr\_startup\_lpc176x.c

```
149// The vector table.
150// This relies on the linker script to place at correct location in memory.
152extern void (* const g pfnVectors[]) (void);
153 attribute ((section(".isr vector")))
154void (* const g pfnVectors[])(void) = {
155
      // Core Level - CM3
156
     & vStackTop, // The initial stack pointer
157
     ResetISR,
                                               // The reset handler
158
      NMI Handler,
                                               // The NMI handler
159
     HardFault Handler,
                                              // The hard fault handler
160
     MemManage Handler,
                                              // The MPU fault handler
161
      BusFault Handler,
                                               // The bus fault handler
162
      UsageFault Handler,
                                               // The usage fault handler
163
                                               // Reserved
164
                                               // Reserved
165
                                               // Reserved
166
                                               // Reserved
167
       SVCall Handler,
                                               // SVCall handler
168
       DebugMon Handler,
                                               // Debug monitor handler
169
                                               // Reserved
170
       PendSV Handler,
                                               // The PendSV handler
171
       SysTick Handler,
                                               // The SysTick handler
172
173
      // Chip Level - LPC17
174
       WDT IRQHandler,
                                               // 16, 0x40 - WDT
175
                                               // 17, 0x44 - TIMERO
       TIMERO IRQHandler,
176
      TIMER1 IRQHandler,
                                               // 18, 0x48 - TIMER1
177
      TIMER2 IRQHandler,
                                               // 19, 0x4c - TIMER2
178
      TIMER3 IRQHandler,
                                               // 20, 0x50 - TIMER3
179
                                               // 21, 0x54 - UARTO
       UARTO IRQHandler,
180
       UART1 IRQHandler,
                                               // 22, 0x58 - UART1
```

### ISR del SysTick

```
// Rutina de servicio de la interrupción de SysTick
void SysTick_Handler(void)
___RW uint32_t dummy;
dummy = STCTRL;
                                 // Limpia flag de int
if(contTimeout)
   contTimeout--;
```

## Ejemplo – SysTick

Uso de SysTick para temporizar un led parpadeante

```
// Rutina de servicio de la interrupción de SysTick
void SysTick Handler(void)
static RW uint8 t contTimeout = 100;
 RW uint32 t dummy;
dummy = STCTRL;
if(flagLED)
    contTimeout--;
    if (!contTimeout)
        contTimeout = 100;
        if(GetPIN (LEDXpresso,0))
            SetPIN (LEDXpresso,1); // Pone pin LED del stick en 1
        else
            SetPIN (LEDXpresso,0); // Pone pin LED del stick en 0
```